SPC5634MF2MLQ80 32-ਬਿੱਟ ਮਾਈਕ੍ਰੋਕੰਟਰੋਲਰ - MCU NXP 32-bit MCU, ਪਾਵਰ ਆਰਚ ਕੋਰ, 1.5MB ਫਲੈਸ਼, 80MHz, -40/+125degC, ਆਟੋਮੋਟਿਵ ਗ੍ਰੇਡ, QFP 144
♠ ਉਤਪਾਦ ਵਰਣਨ
ਉਤਪਾਦ ਗੁਣ | ਗੁਣ ਮੁੱਲ |
ਨਿਰਮਾਤਾ: | NXP |
ਉਤਪਾਦ ਸ਼੍ਰੇਣੀ: | 32-ਬਿੱਟ ਮਾਈਕ੍ਰੋਕੰਟਰੋਲਰ - MCU |
RoHS: | ਵੇਰਵੇ |
ਲੜੀ: | MPC5634M |
ਮਾਊਂਟਿੰਗ ਸ਼ੈਲੀ: | SMD/SMT |
ਪੈਕੇਜ/ਕੇਸ: | LQFP-144 |
ਕੋਰ: | e200z3 |
ਪ੍ਰੋਗਰਾਮ ਮੈਮੋਰੀ ਦਾ ਆਕਾਰ: | 1.5 MB |
ਡਾਟਾ RAM ਆਕਾਰ: | 94 kB |
ਡਾਟਾ ਬੱਸ ਚੌੜਾਈ: | 32 ਬਿੱਟ |
ADC ਰੈਜ਼ੋਲੂਸ਼ਨ: | 2 x 8 ਬਿੱਟ/10 ਬਿੱਟ/12 ਬਿੱਟ |
ਅਧਿਕਤਮ ਘੜੀ ਬਾਰੰਬਾਰਤਾ: | 80 MHz |
I/Os ਦੀ ਸੰਖਿਆ: | 80 I/O |
ਸਪਲਾਈ ਵੋਲਟੇਜ - ਨਿਊਨਤਮ: | 1.14 ਵੀ |
ਸਪਲਾਈ ਵੋਲਟੇਜ - ਅਧਿਕਤਮ: | 1.32 ਵੀ |
ਘੱਟੋ-ਘੱਟ ਓਪਰੇਟਿੰਗ ਤਾਪਮਾਨ: | - 40 ਸੀ |
ਵੱਧ ਤੋਂ ਵੱਧ ਓਪਰੇਟਿੰਗ ਤਾਪਮਾਨ: | + 150 ਸੀ |
ਯੋਗਤਾ: | AEC-Q100 |
ਪੈਕੇਜਿੰਗ: | ਟਰੇ |
ਐਨਾਲਾਗ ਸਪਲਾਈ ਵੋਲਟੇਜ: | 5.25 ਵੀ |
ਬ੍ਰਾਂਡ: | NXP ਸੈਮੀਕੰਡਕਟਰ |
ਡਾਟਾ RAM ਦੀ ਕਿਸਮ: | SRAM |
I/O ਵੋਲਟੇਜ: | 5.25 ਵੀ |
ਨਮੀ ਸੰਵੇਦਨਸ਼ੀਲ: | ਹਾਂ |
ਉਤਪਾਦ: | MCU |
ਉਤਪਾਦ ਦੀ ਕਿਸਮ: | 32-ਬਿੱਟ ਮਾਈਕ੍ਰੋਕੰਟਰੋਲਰ - MCU |
ਪ੍ਰੋਗਰਾਮ ਮੈਮੋਰੀ ਦੀ ਕਿਸਮ: | ਫਲੈਸ਼ |
ਫੈਕਟਰੀ ਪੈਕ ਮਾਤਰਾ: | 60 |
ਉਪਸ਼੍ਰੇਣੀ: | ਮਾਈਕ੍ਰੋਕੰਟਰੋਲਰ - MCU |
ਵਾਚਡੌਗ ਟਾਈਮਰ: | ਵਾਚਡੌਗ ਟਾਈਮਰ |
ਭਾਗ # ਉਪਨਾਮ: | 935311091557 |
ਯੂਨਿਟ ਭਾਰ: | 1.319 ਜੀ |
♠ 32-ਬਿੱਟ ਮਾਈਕ੍ਰੋਕੰਟਰੋਲਰ - MCU
ਇਹ 32-ਬਿੱਟ ਆਟੋਮੋਟਿਵ ਮਾਈਕ੍ਰੋਕੰਟਰੋਲਰ ਸਿਸਟਮ-ਆਨ-ਚਿੱਪ (SoC) ਡਿਵਾਈਸਾਂ ਦਾ ਇੱਕ ਪਰਿਵਾਰ ਹੈ ਜਿਸ ਵਿੱਚ MPC5500 ਪਰਿਵਾਰ ਦੀਆਂ ਸਾਰੀਆਂ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਅਤੇ ਉੱਚ ਪ੍ਰਦਰਸ਼ਨ 90 nm CMOS ਤਕਨਾਲੋਜੀ ਦੇ ਨਾਲ ਬਹੁਤ ਸਾਰੀਆਂ ਨਵੀਆਂ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਸ਼ਾਮਲ ਹਨ ਤਾਂ ਜੋ ਪ੍ਰਤੀ ਵਿਸ਼ੇਸ਼ਤਾ ਦੀ ਲਾਗਤ ਵਿੱਚ ਕਾਫ਼ੀ ਕਮੀ ਅਤੇ ਮਹੱਤਵਪੂਰਨ ਪ੍ਰਦਰਸ਼ਨ ਵਿੱਚ ਸੁਧਾਰ.ਇਸ ਆਟੋਮੋਟਿਵ ਕੰਟਰੋਲਰ ਪਰਿਵਾਰ ਦਾ ਉੱਨਤ ਅਤੇ ਲਾਗਤ-ਕੁਸ਼ਲ ਹੋਸਟ ਪ੍ਰੋਸੈਸਰ ਕੋਰ ਪਾਵਰ ਆਰਕੀਟੈਕਚਰ® ਤਕਨਾਲੋਜੀ 'ਤੇ ਬਣਾਇਆ ਗਿਆ ਹੈ।ਇਸ ਪਰਿਵਾਰ ਵਿੱਚ ਅਜਿਹੇ ਸੁਧਾਰ ਸ਼ਾਮਲ ਹਨ ਜੋ ਏਮਬੈਡਡ ਐਪਲੀਕੇਸ਼ਨਾਂ ਵਿੱਚ ਆਰਕੀਟੈਕਚਰ ਦੇ ਫਿੱਟ ਨੂੰ ਬਿਹਤਰ ਬਣਾਉਂਦੇ ਹਨ, ਡਿਜੀਟਲ ਸਿਗਨਲ ਪ੍ਰੋਸੈਸਿੰਗ (DSP) ਲਈ ਵਾਧੂ ਨਿਰਦੇਸ਼ ਸਹਾਇਤਾ ਸ਼ਾਮਲ ਕਰਦੇ ਹਨ, ਤਕਨਾਲੋਜੀਆਂ ਨੂੰ ਏਕੀਕ੍ਰਿਤ ਕਰਦੇ ਹਨ — ਜਿਵੇਂ ਕਿ ਇੱਕ ਵਿਸਤ੍ਰਿਤ ਸਮਾਂ ਪ੍ਰੋਸੈਸਰ ਯੂਨਿਟ, ਐਨਹਾਂਸਡ ਕਤਾਰ ਵਾਲੇ ਐਨਾਲਾਗ-ਟੂ-ਡਿਜ਼ੀਟਲ ਕਨਵਰਟਰ, ਕੰਟਰੋਲਰ ਏਰੀਆ ਨੈੱਟਵਰਕ, ਅਤੇ ਇੱਕ ਵਿਸਤ੍ਰਿਤ ਮਾਡਿਊਲਰ ਇਨਪੁਟ-ਆਉਟਪੁੱਟ ਸਿਸਟਮ—ਜੋ ਅੱਜ ਦੇ ਹੇਠਲੇ-ਐਂਡ ਪਾਵਰਟ੍ਰੇਨ ਐਪਲੀਕੇਸ਼ਨਾਂ ਲਈ ਮਹੱਤਵਪੂਰਨ ਹਨ।ਇਹ ਡਿਵਾਈਸ ਪਰਿਵਾਰ ਫ੍ਰੀਸਕੇਲ ਦੇ MPC5500 ਪਰਿਵਾਰ ਲਈ ਪੂਰੀ ਤਰ੍ਹਾਂ ਅਨੁਕੂਲ ਐਕਸਟੈਂਸ਼ਨ ਹੈ।ਡਿਵਾਈਸ ਵਿੱਚ 94 KB ਆਨ-ਚਿੱਪ SRAM ਅਤੇ 1.5 MB ਤੱਕ ਦੀ ਅੰਦਰੂਨੀ ਫਲੈਸ਼ ਮੈਮੋਰੀ ਤੱਕ ਦੀ ਮੈਮੋਰੀ ਲੜੀ ਦਾ ਇੱਕ ਪੱਧਰ ਹੈ।ਡਿਵਾਈਸ ਵਿੱਚ 'ਕੈਲੀਬ੍ਰੇਸ਼ਨ' ਲਈ ਇੱਕ ਬਾਹਰੀ ਬੱਸ ਇੰਟਰਫੇਸ (EBI) ਵੀ ਹੈ।ਇਹ ਬਾਹਰੀ ਬੱਸ ਇੰਟਰਫੇਸ MPC5xx ਅਤੇ MPC55xx ਪਰਿਵਾਰਾਂ ਨਾਲ ਵਰਤੀਆਂ ਜਾਂਦੀਆਂ ਜ਼ਿਆਦਾਤਰ ਮਿਆਰੀ ਯਾਦਾਂ ਦਾ ਸਮਰਥਨ ਕਰਨ ਲਈ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹੈ।
• ਓਪਰੇਟਿੰਗ ਪੈਰਾਮੀਟਰ
- ਪੂਰੀ ਤਰ੍ਹਾਂ ਸਥਿਰ ਕਾਰਵਾਈ, 0 MHz- 80 MHz (ਪਲੱਸ 2% ਫ੍ਰੀਕੁਐਂਸੀ ਮੋਡੂਲੇਸ਼ਨ - 82 MHz)
— –40 ℃ ਤੋਂ 150 ℃ ਜੰਕਸ਼ਨ ਤਾਪਮਾਨ ਓਪਰੇਟਿੰਗ ਰੇਂਜ
- ਘੱਟ ਪਾਵਰ ਡਿਜ਼ਾਈਨ
- 400 ਮੈਗਾਵਾਟ ਤੋਂ ਘੱਟ ਪਾਵਰ ਡਿਸਸੀਪੇਸ਼ਨ (ਨਾਮਮਾਤਰ)
- ਕੋਰ ਅਤੇ ਪੈਰੀਫਿਰਲਾਂ ਦੇ ਗਤੀਸ਼ੀਲ ਪਾਵਰ ਪ੍ਰਬੰਧਨ ਲਈ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹੈ
- ਪੈਰੀਫਿਰਲਾਂ ਦੀ ਸੌਫਟਵੇਅਰ ਨਿਯੰਤਰਿਤ ਘੜੀ ਗੇਟਿੰਗ
- ਘੱਟ ਪਾਵਰ ਸਟਾਪ ਮੋਡ, ਸਾਰੀਆਂ ਘੜੀਆਂ ਬੰਦ ਹੋਣ ਦੇ ਨਾਲ
- 90 nm ਪ੍ਰਕਿਰਿਆ ਵਿੱਚ ਬਣਾਇਆ ਗਿਆ
- 1.2 V ਅੰਦਰੂਨੀ ਤਰਕ
- ਕੋਰ ਲਈ 3.3 V ਅਤੇ 1.2 V ਪ੍ਰਦਾਨ ਕਰਨ ਲਈ ਅੰਦਰੂਨੀ ਰੈਗੂਲੇਟਰ ਦੇ ਨਾਲ 5.0 V -10%/+5% (4.5 V ਤੋਂ 5.25 V) ਦੇ ਨਾਲ ਸਿੰਗਲ ਪਾਵਰ ਸਪਲਾਈ
— 5.0 V -10%/+5% (4.5 V ਤੋਂ 5.25 V) ਰੇਂਜ ਦੇ ਨਾਲ ਇਨਪੁਟ ਅਤੇ ਆਉਟਪੁੱਟ ਪਿੰਨ
- 35%/65% VDDE CMOS ਸਵਿੱਚ ਪੱਧਰ (ਹਿਸਟਰੇਸਿਸ ਦੇ ਨਾਲ)
- ਚੋਣਯੋਗ ਹਿਸਟਰੇਸਿਸ
- ਚੁਣਨਯੋਗ ਕਈ ਰੇਟ ਕੰਟਰੋਲ
— 3.3 V ਸਪਲਾਈ ਦੁਆਰਾ ਸੰਚਾਲਿਤ Nexus ਪਿੰਨ
- EMI ਘਟਾਉਣ ਦੀਆਂ ਤਕਨੀਕਾਂ ਨਾਲ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹੈ
- ਪੜਾਅ-ਲਾਕ ਲੂਪ
- ਸਿਸਟਮ ਕਲਾਕ ਬਾਰੰਬਾਰਤਾ ਦੀ ਬਾਰੰਬਾਰਤਾ ਮੋਡੂਲੇਸ਼ਨ
- ਆਨ-ਚਿੱਪ ਬਾਈਪਾਸ ਸਮਰੱਥਾ
- ਚੁਣਨਯੋਗ ਸਲੀਵ ਰੇਟ ਅਤੇ ਡਰਾਈਵ ਦੀ ਤਾਕਤ
• ਉੱਚ ਪ੍ਰਦਰਸ਼ਨ e200z335 ਕੋਰ ਪ੍ਰੋਸੈਸਰ
— 32-ਬਿੱਟ ਪਾਵਰ ਆਰਕੀਟੈਕਚਰ ਬੁੱਕ ਈ ਪ੍ਰੋਗਰਾਮਰ ਦਾ ਮਾਡਲ
— ਵੇਰੀਏਬਲ ਲੰਬਾਈ ਏਨਕੋਡਿੰਗ ਸੁਧਾਰ
- ਪਾਵਰ ਆਰਕੀਟੈਕਚਰ ਹਦਾਇਤਾਂ ਨੂੰ ਇੱਕ ਮਿਸ਼ਰਤ 16 ਅਤੇ 32-ਬਿੱਟ ਨਿਰਦੇਸ਼ਾਂ ਵਿੱਚ ਵਿਕਲਪਿਕ ਤੌਰ 'ਤੇ ਏਨਕੋਡ ਕੀਤੇ ਜਾਣ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ
- ਛੋਟੇ ਕੋਡ ਆਕਾਰ ਵਿੱਚ ਨਤੀਜੇ
- ਸਿੰਗਲ ਮੁੱਦਾ, 32-ਬਿੱਟ ਪਾਵਰ ਆਰਕੀਟੈਕਚਰ ਤਕਨਾਲੋਜੀ ਅਨੁਕੂਲ CPU
- ਆਰਡਰ ਐਗਜ਼ੀਕਿਊਸ਼ਨ ਅਤੇ ਰਿਟਾਇਰਮੈਂਟ
- ਸਹੀ ਅਪਵਾਦ ਹੈਂਡਲਿੰਗ
- ਬ੍ਰਾਂਚ ਪ੍ਰੋਸੈਸਿੰਗ ਯੂਨਿਟ
- ਸਮਰਪਿਤ ਬ੍ਰਾਂਚ ਐਡਰੈੱਸ ਕੈਲਕੂਲੇਸ਼ਨ ਐਡਰ
- ਬ੍ਰਾਂਚ ਲੁੱਕਹੈੱਡ ਇੰਸਟ੍ਰਕਸ਼ਨ ਬਫਰ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹੋਏ ਬ੍ਰਾਂਚ ਪ੍ਰਵੇਗ
- ਲੋਡ/ਸਟੋਰ ਯੂਨਿਟ
- ਇੱਕ-ਚੱਕਰ ਲੋਡ ਲੇਟੈਂਸੀ
- ਪੂਰੀ ਤਰ੍ਹਾਂ ਪਾਈਪਲਾਈਨ
- ਵੱਡਾ ਅਤੇ ਛੋਟਾ ਐਂਡੀਅਨ ਸਮਰਥਨ
- ਗਲਤ ਤਰੀਕੇ ਨਾਲ ਪਹੁੰਚ ਸਮਰਥਨ
- ਜ਼ੀਰੋ ਲੋਡ-ਟੂ-ਯੂਜ਼ ਪਾਈਪਲਾਈਨ ਬੁਲਬਲੇ
- ਬਤੀਸ 64-ਬਿੱਟ ਜਨਰਲ ਪਰਪਜ਼ ਰਜਿਸਟਰ (ਜੀਪੀਆਰ)
- ਮੈਮੋਰੀ ਪ੍ਰਬੰਧਨ ਯੂਨਿਟ (MMU) 16-ਐਂਟਰੀ ਪੂਰੀ-ਐਸੋਸੀਏਟਿਵ ਟ੍ਰਾਂਸਲੇਸ਼ਨ ਲੁੱਕ-ਸਾਈਡ ਬਫਰ (TLB) ਦੇ ਨਾਲ
- ਵੱਖਰੀ ਹਦਾਇਤ ਬੱਸ ਅਤੇ ਲੋਡ/ਸਟੋਰ ਬੱਸ
- ਵੈਕਟਰ ਇੰਟਰੱਪਟ ਸਮਰਥਨ
- ਇੰਟਰੱਪਟ ਲੇਟੈਂਸੀ < 120 ns @ 80 MHz (ਇੰਟਰੱਪਟ ਬੇਨਤੀ ਤੋਂ ਇੰਟਰੱਪਟ ਅਪਵਾਦ ਹੈਂਡਲਰ ਦੀ ਪਹਿਲੀ ਹਦਾਇਤ ਨੂੰ ਲਾਗੂ ਕਰਨ ਤੱਕ ਮਾਪੀ ਗਈ)